Classe : T-2/I-2

Nom : Prénom : Date : 16.06.2017

#### Problème nº 1 (Entrées/Sorties)

Une équipe de développement logiciel est chargée de concevoir un pilote pour une interface Ethernet à 100Mb/s full-duplex. Le cahier des charges stipule que l'application ne devra perdre aucun paquet de données et la latence maximale que le pilote doit pouvoir absorber est de 80 ms. Sur une période de 20 ms, l'interface va recevoir une rafale (burst) de paquets de 1000 bytes pendant 4 ms, puis une rafale de

paquets de 250 bytes durant 6 ms.

a) Indiquez les différentes techniques que l'on peut mettre en oeuvre pour servir le contrôleur Ethernet

b) Décrivez à l'aide d'une figure le principe mis en œuvre pour servir le périphérique selon l'un des



Quand une 15th avrine, le Upu hil un event son le Ahrend, il va le metho en turning et le Ahrend va line Ru et/on écnire claras To (se sont des duthers).

c) Dimensionnez le tampon de réception afin de satisfaire le cahier des charges ci-dessus. Dans le but d'économiser de l'espace mémoire, le tampon de réception sera formé de blocs de 500 bytes chacun. Si la taille du paquet reçu dépasse la taille maximale d'un bloc, celui sera stocké dans plusieurs blocs. Si le dernier bloc n'est pas complètement utilisé, la place restante ne sera pas utilisée pour un autre paquet.

100Mbls latence = 80 ms ums packet 1000 kg/ks + 6ms 256h 8000 kg/ks + 6ms 256h

100Ms/s pendant 1 ms = 100Ks 1/h

100Ms/s pendant 1 ms = 100Ks 1/h

4 ms = 400Ks = 400'000 Libs = 50 packets de 1000B = 100 blocs

6 ms = 600'000 libs = 300 packets de 250B = 300 blocs

L7. en 80hs => 100 block > 1600 block

Le tamper doit laire au minimum 1600 blocs Soit 800 VONAS = MAR 600'600 By lus = 800 KB

(9)

| Problème | n° 2 | (MMU) |
|----------|------|-------|
|----------|------|-------|

| 1. | Indiquez l'emplacement de la MMU sur un système à μP | r /   | 1 -     | ,    | 10 |
|----|------------------------------------------------------|-------|---------|------|----|
| 1  | up for MMM Ja offermenin                             | to be | memoril | el p | rp |

2. Citez et décrivez succinctement les 3 fonctions / rôles principaux de la MMU dans un système à μΡ

- Conur hire adns a the process of croix avoir leuter la minoire

1/2 - On Permit à chaque Process ob croix avoir leuter la minoire

Lis C'est une consequent de pirt 1

- Augunt la sécurité en le pernetait pas aux process d'accècler cline hand à la minoire.

3. Donnez la définition de l'abréviation TLB décrivez la fonction de la TLB et indiquez son emplacement

Trans la hon Loo Kousiele Palle de la Clans le MMU et olhe

Un cach pour une hous labier rapide en he Ma virtuelle-réelle.
Il regarde Simultanment teuls les entrées dans son cache pour saroir si l'adresse

demanclée y ligure

4. La MMU du processeur TI AM335x implémente une table à deux niveaux (1<sup>er</sup> niveau sur 12 bits et 2<sup>e</sup> niveau sur 8 bits). Décrivez succinctement la raison de cette implémentation sur 2 niveaux et décrivez à l'aide d'un exemple comment le μP procède pour accéder des données placées dans une page du 2<sup>e</sup> niveau.

advase

and conche dans la Lath de primer miceri la hable à l'adresse 101010 161010

Tinder

Puis dans la lable de

1

demière ninan, on prend l'entre III III (la dernière).

5. Indiquez la fonction des sections / pages « fault ».

page tan/L = la page est lans learlier l'une erna.

2 je n'errire por à lie

## Problème nº 3 (Mémoire cache)

1. Décrivez succinctement l'architecture et le principe de fonctionnement d'une mémoire cache à n-voies associative.

21/2 Mia en la accès dint et Complikant associatit. On cheisit un set selon l'accès dintle et on oboisit la way dans le set selon complétement associatit. Oth Un. execulat compromis entre vitase, sécurité.

2. Hormis les données, dans une ligne de la mémoire cache on trouve encore trois champs, soit le tag, le bit V et le bit D. Décrivez succinctement la fonction de ces trois champs

tag = l'adresse de la ligne (où elle est stockée) 11/2 V= Valid d = dirty (moditic par l'ap)

Citez et décrivez succinctement les deux principes qui sont à l'origine des mémoires caches. Pour

La lité Spuhal: Si on saun une donnée à un endroit de la mémoir, il est très probable que l'on saun aprè d'autre à la sinh dans un cours lepse de lemps. Exemple = initialisation de variable : int loop=10; int last=0;

Temporalle: Si on sauve aget dans la mémoir il est his probable qu'on va l'utiliser rapidement. Exemple: (on init i et on l'utilise directement. for (intizo : ic ... : 1+4) 5

4. Quel principe est utilisé par la mémoire cache des instructions (i-cache) et donnez-en la raison

# Problème nº 4 (programmation orientée-objet)

Pour le diagramme de classes ci-contre :

 Déclarez les classes F, B, D et E en langage C orienté-objet. Remarque : la méthode «m1» de la classe D surcharge celle de la classe B.

2. Implémentez la fonction «m1» de la classe D de manière à ce qu'elle retourne la somme « a + d1 + b1 » La macro « container\_of » est à disposition.

Implémentez la méthode d'initialisation de la classe E «init\_e».
 Remarque : la variable e1 doit être initialisée à 14;



struct E { int en;
int (ms\*) (struct E\* oret, int a); the
struct D deret; 3;

struct B deret; 3;

struct B deret; bere
struct B deret; 3;

c25

Struct B & int b1; Int b1

int (m+\*) (struct B\* cret, int a);

Struct F & int 11, 12.

Void (mg\*) (struct Fored, int a);

int (m2\*) (struct F\* ored);

Stuct B\* r25;

int my (struct proved, inta) {

Struct Bobse = container\_of (one 4, struct B, et;

return only a + ored = a + b\_base\_--b1; }

Void inite (intron) {

Short Enth

shoult ec:{14};



Problème n° 5 (Toolchain + DMA)

1. Expliquez à l'aide d'un exemple simple le principe d'un Makefile

Permiel de rennir las flag, commande etc. hécessain à la compilation dans Un hichier. Ensuit, on peut baild avec un make qui appelle le make tile an lieu de tin chaque his but les commander

2. Citez 2 ou 3 avantages des revues de code

Permet de valider le lone honement de méthode Vermet d'avoir une une externe sur le cocle, cur celui qui fait la revue n'est pas la même personne que celle qui à coclé.

3. Implémentez un test unitaire permettant de valider/vérifier le bon fonctionnement de la fonction ci-dessous (3 tests positifs et 3 tests négatifs).

\* The C library function int tolower(int c) converts a given letter to lowercase.

@param c - This is the letter to be converted to lowercase.

@return - This function returns lowercase equivalent to c, if such value exists, else c remains unchanged. The value is returned as an int value that can be implicitly casted to char.

int tolower(int c);

nt tolower (int c); 

(int)'A' (int)'a'

(- assert ( tolower (A) == a) report error; C- assert (tolower (b) == b) report error.

L c- assert (tolower (65) == (inl)'a') report error.

C- asser L (to luner (1000)=: 1000) report error,

C\_ asser ( la lower ((int)'!' == (int)!!') report error.

Donnez la définition de l'abréviation DMA et décrivez succinctement sa fonction dans un système à µP

Direct Memory Access | Pernet de libérale MA et de gira l'accès à la minoir par les périptiniques à sa place.

[Gac/06.2017] T-2/I-2



Page 6 / 6